전체 글 100

2024.11.22 [Full Custom IC Onechip 설계]16 - ONE_CHIP layout 추가하기

2024.11.22 수업날4BIT_ADDER(입력핀만 연결, 출력핀은 연결 안함) 추가  one_chip schematic에는 이렇게 추가했다.     one_chip schematic에는 이렇게 추가했다.     one_chip schematic에는 이렇게 추가했다.     one_chip schematic에는 이렇게 추가했다.     one_chip schematic에는 이렇게 추가했다.   DIGITAL_LOGIC_GATES 추가 >  one_chip schematic에는 이렇게 추가했다.     one_chip schematic에는 이렇게 추가했다.     one_chip schematic에는 이렇게 추가했다.     one_chip schematic에는 이렇게 추가했다.ONE_CHIP layou..

2024.11.21 [Full Custom IC Onechip 설계]15 - 4BIT_ADDER, 4BIT_ADDER_SUBTRACTOR

2024.11.21 수업날4BIT_ADDER schematicONE_CHIP에 핀 배선하기 편하라고 입력값을 아래와 같이 해줬는데A값: VING, VINE, VINC, VINA(최하위 비트) B 값: VINH, VINF, VIND, VINB(최하위 비트)이렇게 봐야한다.  4BIT_ADDER symbol  4BIT_ADDER simulation예를 들어 아래의 표시된 부분에서 결과가 잘 나타나는지 확인해본다.1 0 0 1(H F D B)0 0 0 1(G E C A)둘을 더하면 1 0 1 0(S3 S2 S1 S0)의 결과값이 나오며, Carry는 0이다.  시뮬레이션 회로를 보면 이해하기 쉽다.VING, VINE, VINC, VINA(최하위 비트)는 펄스값으로 80n, 40n, 20n, 10n으로 값을 주..

2024.11.20 [Full Custom IC Onechip 설계]14 - HALF_ADDER, FULL_ADDER, ONE_CHIP layout 위치 조정 및 추가

2024.11.20 수업날HALF_ADDER schematic   HALF_ADDER symbol  HALF_ADDER simulation     HALF_ADDER layout  가로: 4.6u, 세로: 6.51u       FULL_ADDER schematic   FULL_ADDER symbol  FULL_ADDER simulation    FULL_ADDER layout  가로: 11.11u, 세로: 7.6u       81MUX_LOGIC , 41MUX_SWITCH 추가 >1. ONE_CHIP layout 위치 조정전에 했던 ONE_CHIP layout에 추가했던 161MUX_LOGIC, 161MUX_SWITCH의 위치를 다시 조정하였다.오류가 없는 것도 확인하였다.  2. 81MUX_LOGIC ..

2024.11.19 [Full Custom IC Onechip 설계]13 - 2XOR, DIGITAL_LOGIC_GATES

2024.11.19 수업날아래의 2XOR schematic을 보고 schematic, simulation, layout을 그려본다.  2XOR schematic   2XOR symbol   2XOR simulation   2XOR의 진리표대로 결과가 나타나는 것을 확인할 수 있다.  2XOR layout  가로: 2.56u, 세로: 6.51u       DIGITAL_LOGIC_GATES schematic 이번에는 여태까지 만들었던 Logic Gates를 하나로 모아서 layout에 합쳐본다.먼저 schematic에 2NAND, 3NAND, 4NAND, 2NOR, 3NOR, 4NOR, NOT, 2XOR, SWITCH의 symbol을 가져와서 입력핀과 출력핀을 설정한다.출력핀은 아래와 같이 이름을 설정한다..