분류 전체보기 100

2024.9.11 [SoC를 위한 Peripheral 설계]4 - stopwatch_btn(myip), pwm_servo(myip)

2024.9.11 수업날 저번에 만들었던 stopwatch_btn Block Desgin에서 이번에는 버튼에 기능을 추가해본다. vivado 진행 순서board 부분에서 4 Puch Button을 끌어다가 Diagram에 추가한다. Diagram 부분에서 수정한 부분이 있다면 Sources에서 수정한 Diagram의 wrapper를 갱신한다.그 다음 bitstream을 실행하고 .xsa 파일을 만든다.  vitis 진행 순서새롭게 만든 hardware platform에는 gpio(버튼 기능)이 있는 것을 확인할 수 있다. Mblaze_stopwatch_btn -> helloworld.c 소스코드#include #include "platform.h"#include "xil_printf.h"#include ..

2024.9.10 [SoC를 위한 Peripheral 설계]3 - bcd_fnd, stopwatch(myip)

2024.9.10 수업날이번에는 저번에 만들었던 Fnd 출력 모듈에서 결과값을 10진수로 표시하는 IP를 만들어본다.Verilog 수업할때 만들었던 Fnd_cntr 모듈 밑에 아래와 같이 코드를 추가한다.  Block Design에서 IP를 만들기 전에 Basys3 에서 테스트 하기 위해 Verilog 수업할 때 만들었던 .xdc을 아래와 같이 수정한다. vivado bcd_fnd_cntr 테스트 영상  테스트를 완료했으면 create and package new ip를 생성한다. Add Design Sources에서 아래와 같이 추가해주고, 아래의 Copy 부분을 체크한다.  그리고 아래와 같이 myip_bcd_fnd_cntr_v1_0S00_AXI 모듈(slave 모듈)을 수정한다.  다음으로 아래와 ..

2024.9.9 [하드웨어 감시를 위한 신호 처리 시스템 설계 프로젝트]1 - 40KHz 발진부분 파형 확인

2024.9.9 ~ 2024.9.30주제: 초음파 센서를 이용한 거리 측정 회로 제작1. 초음파 센서 헤드 부분 뒷면R: Receiver(수신기)T: Transiver(발신기)최대 주파수: 40KHz  xx555 precision timers datasheet에 있는 회로를 오실로스코프로 작동 확인 후 PCB에 납땜하기  먼저, 40KHz의 발진기 부분에 40KHz의 주파수를 확인하기 위하여 아래의 회로도를 보고, 미니 브레드보드에 구현한 후 파형을 오실로스코프로 구형파가 나오는지 확인해야한다.세라믹 콘덴서는 p단위일때의 숫자가 부품에 적혀있으며, 3자리일 경우 가장 왼쪽과 바로 다음 자리 숫자는 십의자리, 일의자리를 의미하며 가장 오른쪽의 숫자는 0의 갯수가 적힌 것이다.그리고 VR1은 가변 저항이다...

2024.9.6 [SoC를 위한 Peripheral 설계]2 - led 제어2, fnd, fnd cntr(myip)

2024.9.6 수업날이번에는 SWITCH를 입력값으로 받아서 출력인 LED를 제어해본다.vivado 진행 순서  이때 gpio 채널에 어떤것이 해당되는지를 잘 확인해야한다. vitis 코드에서 define 할때 채널에 따라 해당되는 것이 다르면 작동이 안되기 때문이다.   vitis 진행 순서 Mblaze_led_switch -> helloworld.c 소스코드#include #include "platform.h"#include "xil_printf.h"#include "xparameters.h"#include "xgpio.h"#define GPIO_ID XPAR_GPIO_0_DEVICE_ID#define LED_CHANNEL 1#define SWITCH_CHANNEL 2int main(){ in..

2024.9.5 [SoC를 위한 Peripheral 설계]1 - Vitis 사용법, button 제어, led_switch 제어

2024.9.5 수업날SoC: System on Chip새로운 주제로 수업을 진행하므로 Vivado에서 새로운 project를 만들어준다.새롭게 지정해야하는 것은 project 이름, RTL 설정, 보드를 Basys3으로 설정하는 것이다. vivado의 왼쪽 메뉴에서 Create Block Design->이름을 설정한다.그러면 두번째 사진처럼 Diagram 창이 나타난다. 다음으로 아래의 순서와 같이 진행하면 된다.        Source에서 방금 만든 Design Sources의 우클릭을 하여 Create HDL Wrapper를 클릭한다. 그러면 이렇게 자동으로 코드가 만들어지는 것을 확인할 수 있다.자동적으로 set as top이 되어있으므로 이 코드로 bitstream을 실행한다.그리고 bitst..

2024.8.29 [전자회로 해석 및 설계]7 - AD 변환기, R/2R 사다리형 DA 변환기, DA 변환기

2024.8.29 수업날교재에는 ADC0804를 사용하라고 하지만, PSpice에는 해당 부품이 없어서 아래의 ADC로 대체한다.  회로도와 SCHEMATIC  AD 변환기 시뮬레이션 설정과 결과   OPAMP를 추가하기 위하여 아래와 같이 Library를 추가해준다.  회로도와 SCHEMATIC  R/2R 사다리형 DA 변환기 시뮬레이션 설정과 결과   *dac*라고 검색한 후 나오는 아래의 DAC를 사용한다.  회로도와 SCHEMATIC  DA 변환기 시뮬레이션 설정과 결과AD 변환기, R/2R 사다리형 DA 변환기, DA 변환기 끝!

2024.8.28 [전자회로 해석 및 설계]6 - 포토커플러, 타이머 IC와 LED 점멸기

2024.8.28 수업날1. 신호전달 특성 회로도 회로도    신호전달 특성 회로도 시뮬레이션 설정과 결과    2. 입출력 전압 특성 [표 18-1] 회로도    입출력 전압 특성 [표 18-1] 시뮬레이션 설정과 결과    3. 입출력 전압 특성 [표 18-2] 회로도   입출력 전압 특성 [표 18-2] 시뮬레이션 설정과 결과   4. 입출력 전압 특성 [표 18-3]회로도  입출력 전압 특성 [표 18-3] 시뮬레이션 설정과 결과   1. 비안정 멀티바이브레이터(R1 = 3.3K, R2 = 15K)회로도  비안정 멀티바이브레이터(R1 = 3.3K, R2 = 15K) 시뮬레이션 설정과 결과   2. 비안정 멀티바이브레이터(R1 = 1K, R2 = 330)회로도  비안정 멀티바이브레이터(R1 = 1..

2024.8.27 [전자회로 해석 및 설계]5 - 리셋형 10진 비동기 업 카운터, 동기 카운터, LED, 7-세그먼트와 7447 디코더

2024.8.27 수업날 회로도와 SCHEMATIC 회로도를 교재와 달리 만들어야 원하는대로 시뮬레이션 결과가 나타난다.총 2가지 방법이 있는데 첫 번째는 아래와 같이 만드는 것이다.  두 번째는 CLR 연결을 끊고 시뮬레이션 설정에서 아래와 같이 설정하면 된다.   리셋형 10진 비동기 업 카운터 시뮬레이션 설정과 결과    1. 4진 동기 업 카운터 회로도와 SCHEMATIC    4진 동기 업 카운터 시뮬레이션 설정과 결과    2. 6진 동기 업 카운터 회로도와 SCHEMATIC    6진 동기 업 카운터 시뮬레이션 설정과 결과    1. 그림 16-12(LED의 전류 및 전압 특성 회로도) 회로도와 SCHEMATIC     그림 16-12 시뮬레이션 설정과 결과    이번에는 그림 16-12 시..

2024.8.26 [전자회로 해석 및 설계]4 - D 플립플롭, JK 및 T 플립플롭, 시프트 레지스터, 비동기 카운터(4진 비동기 업, 다운 카운터)

2024.8.26 수업날1. NAND gate를 사용했을 때회로도와 SCHEMATIC  D 플립플롭 시뮬레이션 설정과 결과   2. IC 패키지를 사용했을 때회로도와 SCHEMATIC아래의 두 기호를 사용한다.  DigClock는 아래와 같으며 설정 값은 다음과 같다.  다음으로 IC 패키지 부분에 SOURCE를 추가한다.  D 플립플롭(IC 패키지) 시뮬레이션 설정과 결과    1. JK 플립플롭회로도와 SCHEMATIC  JK 플립플롭 시뮬레이션 설정과 결과   2. T 플립플롭1) CK가 ↓이고, T가 0과 1일때의 결과회로도와 SCHEMATIC  T 플립플롭 시뮬레이션 설정과 결과  2) CK가 ↓이고, T가 0과 1이고, PR과 CLR가 각각 0과 1일때의 결과회로도와 SCHEMATIC  T 플..

2024.8.23 [전자회로 해석 및 설계]3 - 38 디코더, 멀티플렉서와 디멀티플렉서, 그레이 코드와 오류 검출 코드, RS 플립플롭

2024.8.24 수업날1. 3 - 8디코더이번에는 각 출력이 0인 상태만 식을 먼저 만들고, 이를 이용하여 회로도를 그리면 된다.3입력 OR를 찾을 때 검색창에 와일드카드(*)를 입력하고 4075를 입력하면 풀네임으로 인식하여 3입력 OR를 찾을 수 있다.  회로도와 SCHEMATIC  3 - 8 디코더 시뮬레이션 설정과 결과   1. 멀티플렉서회로도와 SCHEMATIC  멀티플렉서 시뮬레이션 설정과 결과   2. 디멀티플렉서회로도와 SCHEMATIC  디멀티플렉서 시뮬레이션 설정과 결과   1. BCD -> 그레이 코드회로도와 SCHEMATIC  BCD->그레이 코드 시뮬레이션 설정과 결과   2. 오류 검출 코드회로도와 SCHEMATIC  오류 검출 코드 시뮬레이션 설정과 결과   회로도와 SCHE..